|
|

avaa valikko

Design and Implementation of Coding Algorithms for Network on Chip
108,50 €
LAP Lambert Academic Publishing
Sivumäärä: 192 sivua
Asu: Pehmeäkantinen kirja
Julkaisuvuosi: 2014, 27.03.2014 (lisätietoa)
Kieli: Englanti
Bose-Chaudhuri-Hocquenghem (BCH) coding based on chip communication network is proposed to achieve low latency , high throughput and optimal Energy-Performabilty trade-off. The proposed encoding and decoding scheme is applied to SOC architecture as a practical example. The proposed design improves error correction as compared to conventional schemes. The throughput of Butterfly fat tree(BFT)/BCH architecture is increased by 50%. The design decreases the latency of the network on chip by 30%. The total power consumption required to achieve the proposed design is slightly increased by 11%. The proposed design improves Perform-ability range in comparison with conventional schemes while saving energy by 5%. BCH achieves high perform-ability (0.9) at high noise effect (?N =0.135V)?. At short wire lengths (0.05mm), BCH saves energy 5% while increasing perform-ability (0.9) and reliability.

LISÄÄ OSTOSKORIIN
Tuotetta lisätty
ostoskoriin kpl
Siirry koriin
Hankintapalvelu
Tuotteella on huono saatavuus ja tuote toimitetaan hankintapalvelumme kautta. Tilaamalla tämän tuotteen hyväksyt palvelun aloittamisen.
Seuraa saatavuutta.
Myymäläsaatavuus
Helsinki
Tapiola
Turku
Tampere
Design and Implementation of Coding Algorithms for Network on ChipSuurenna kuva
Näytä kaikki tuotetiedot
ISBN:
9783659314605
Kansikuva tuotteelle